دردانه
رتبه : 8857
مهارتها
گزارش عملکرد:
جزییات امتیاز مجری
میانگین امتیاز مجری: 10.00 از ۱۰
( از 13 رای خریدارها )
جزییات امتیاز مجری
میانگین امتیاز مجری: 10.00 از ۱۰
( از 13 رای خریدارها )
مهارتهای برتر
دانشکده مهندسی کامپیوتر و فناوری اطلاعات- دانشگاه صنعتی امیرکبیر
سوابق تحصیلی
· کارشناسی ارشد-معماری سیستمهای کامپیوتری
دانشگاه صنعتی امیرکبیر (پلیتکنیک)- تهران
o کارشناسی-سختافزار
دانشگاه شهید باهنر کرمان-کرمان
نمونه پروژهها
o پیادهسازی یک پیامرسان امن با استفاده از الگوریتم AES با C# - 1391
o پیادهسازی یک شمارشگر ضربان قلب بر روی ARM-1391
o پیادهسازی یک سیستم مدیریت پروژه با C#- 1390
o پیادهسازی بازی علاءالدین با زبان اسمبلی – 1390
o پیادهسازی پروتکل UART با VHDL – 1397
o پیادهسازی پروتکل SPI با VHDL – 1397
o پیادهسازی پروتکل I2C با VHDL – 1397
o پیادهسازی مولد نویز سفید با VHDL – 1397
o طراحی رابط کاربری یک سیستم سختافزاری با VB.Net- 1397
سوابق شغلی
o شرکت طیف پرداز پیشرو، تهران – 2 ماه
o شرکت فناوران شریف مارون، شیراز – در حال فعالیت
سوابق پژوهشی
· پایاننامه کارشناسی ارشد
عنوان : شناسایی تروآی سختافزاری در تراشههای تجاری آماده
· بستر ASIC
o مدلسازی تغییرات نوسان ساخت با استفاده از HSpice
o فرآیند طراحی با ابزار Design Compiler
o تهیه اثر توان با ابزار Primetime
o تحلیل دادهها با استفاده از C# و Matlab
· بستر FPGA
o پیادهسازی بر روی بورد ZYBO با استفاده از Vivado
o تهیه اثر توان از بورد ZYBO با استفاده از اسیلوسکوپ دیجیتال
· پایاننامه کارشناسی
· عنوان: شناسایی خود مرجع تروآی سخت افزاری
پیادهسازی و آنالیز توان مصرفی با استفاده از HSpice
سوابق آموزشی
دانشگاه صنعتی امیرکبیر
o تدریسیاری درس مدارهای منطقی- بهار 96-97
o تدریس آزمایشگاه مدارهای منطقی- بهار 96-97
o تدریسیاری درس مدارهای منطقی- پاییز 96-97
o تدریس آزمایشگاه مدارهای منطقی- پاییز 96-97
فعالیتها
o ترجمه کتاب "پردازش سیگنالهای دیجیتال با برنامهنویسی پایتون"
o ترجمه مقالات تخصصی از سال 1395 تا کنون
o شرکت در پنجمین همایش امنیت سایبری ایران
o مشارکت در برگزاری کارگاه FPGA پیشرفته در دانشگاه امیرکبیر
o شرکت در کارگاه FPGA دانشگاه شهید باهنر کرمان
مهارتها و ابزارها
سطح آشنایی: خوب
سطح آشنایی: متوسط
ابزار
زبان برنامه نویسی
مهارت
Vivado Design Suite –Xilinx
ISE Design Suite-Xilinx
Synopsys Tools
ModelSim
VHDL
Verilog
طراحی سختافزار
فعالیت به عنوان مجری
در حال بارگذاری ...
بدون امتیاز .
برای " VHDL تمرین کلاسی "
150,000 تومان
کارفرما پروژه را پذیرش کرده اما هیچ نظری برای مجری ارسال نکرده است.
برای " VHDL تمرین کلاسی "
150,000 تومان
بدون امتیاز .
برای " VHDL تهیه و اجرا "
335,000 تومان
کارفرما پروژه را پذیرش کرده اما هیچ نظری برای مجری ارسال نکرده است.
برای " VHDL تهیه و اجرا "
335,000 تومان
بدون امتیاز .
برای " کد vhdl مربوط به تشخیص لبه canny "
150,000 تومان
کارفرما پروژه را پذیرش کرده اما هیچ نظری برای مجری ارسال نکرده است.
برای " کد vhdl مربوط به تشخیص لبه canny "
150,000 تومان
دو سال پیش .
جزییات امتیاز دریافتی مجری
برای " زبان VHDL و طراحی ALU "
(رای توسط کیوان قنبری )
میانگین امتیاز مجری: 10.00 از ۱۰
جزییات امتیاز دریافتی مجری
برای " زبان VHDL و طراحی ALU "
(رای توسط کیوان قنبری )
میانگین امتیاز مجری: 10.00 از ۱۰
برای " زبان VHDL و طراحی ALU "
100,000 تومان
عالی و خوش قول بودن
برای " زبان VHDL و طراحی ALU "
100,000 تومان
بدون امتیاز .
335,000 تومان
کارفرما پروژه را پذیرش کرده اما هیچ نظری برای مجری ارسال نکرده است.
برای " مولد سیگنال AWGN به روش قضیه حد مرکزی در fpga "
335,000 تومان
دو سال پیش .
جزییات امتیاز دریافتی مجری
برای " ترجمه 10 صفحه ای مقاله "
(رای توسط کاربر92368 )
میانگین امتیاز مجری: 10.00 از ۱۰
جزییات امتیاز دریافتی مجری
برای " ترجمه 10 صفحه ای مقاله "
(رای توسط کاربر92368 )
میانگین امتیاز مجری: 10.00 از ۱۰
برای " ترجمه 10 صفحه ای مقاله "
250,000 تومان
تا اینجا که عالی بوده
برای " ترجمه 10 صفحه ای مقاله "
250,000 تومان
بدون امتیاز .
برای " مقاله شبیه سازی شده در رابطه با fpga "
250,000 تومان
کارفرما پروژه را پذیرش کرده اما هیچ نظری برای مجری ارسال نکرده است.
برای " مقاله شبیه سازی شده در رابطه با fpga "
250,000 تومان
بدون امتیاز .
برای " کمک در حل تمرین درس طراحی کامپیوتری سیستم های دیجیتال (VHDL) "
100,000 تومان
کارفرما پروژه را پذیرش کرده اما هیچ نظری برای مجری ارسال نکرده است.
برای " کمک در حل تمرین درس طراحی کامپیوتری سیستم های دیجیتال (VHDL) "
100,000 تومان